From: Simon Pilgrim Date: Fri, 21 Jun 2019 10:44:15 +0000 (+0000) Subject: [X86][AVX] isNOT - handle concat_vectors(xor X, -1, xor Y, -1) pattern X-Git-Url: https://granicus.if.org/sourcecode?a=commitdiff_plain;h=c9f3729c7ea24e2b821924c128b8423273a1f320;p=llvm [X86][AVX] isNOT - handle concat_vectors(xor X, -1, xor Y, -1) pattern git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@364022 91177308-0d34-0410-b5e6-96231b3b80d8 --- diff --git a/lib/Target/X86/X86ISelLowering.cpp b/lib/Target/X86/X86ISelLowering.cpp index 301bd5724f1..4e93ca60be4 100644 --- a/lib/Target/X86/X86ISelLowering.cpp +++ b/lib/Target/X86/X86ISelLowering.cpp @@ -37802,6 +37802,7 @@ static SDValue combineCompareEqual(SDNode *N, SelectionDAG &DAG, // Match (xor X, -1) -> X. // Match extract_subvector(xor X, -1) -> extract_subvector(X). +// Match concat_vectors(xor X, -1, xor Y, -1) -> concat_vectors(X, Y). static SDValue IsNOT(SDValue V, SelectionDAG &DAG) { V = peekThroughBitcasts(V); if (V.getOpcode() == ISD::XOR && @@ -37815,6 +37816,15 @@ static SDValue IsNOT(SDValue V, SelectionDAG &DAG) { Not, V.getOperand(1)); } } + SmallVector CatOps; + if (collectConcatOps(V.getNode(), CatOps)) { + for (SDValue &CatOp : CatOps) { + SDValue NotCat = IsNOT(CatOp, DAG); + if (!NotCat) return SDValue(); + CatOp = DAG.getBitcast(CatOp.getValueType(), NotCat); + } + return DAG.getNode(ISD::CONCAT_VECTORS, SDLoc(V), V.getValueType(), CatOps); + } return SDValue(); } diff --git a/test/CodeGen/X86/sadd_sat_vec.ll b/test/CodeGen/X86/sadd_sat_vec.ll index f1a4478494d..b0f5bfa3141 100644 --- a/test/CodeGen/X86/sadd_sat_vec.ll +++ b/test/CodeGen/X86/sadd_sat_vec.ll @@ -1196,14 +1196,12 @@ define <8 x i32> @v8i32(<8 x i32> %x, <8 x i32> %y) nounwind { ; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm6 ; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm2 ; AVX1-NEXT: vpcmpeqd %xmm2, %xmm7, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 ; AVX1-NEXT: vpaddd %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm3 ; AVX1-NEXT: vpcmpeqd %xmm3, %xmm4, %xmm3 -; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm3 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2 -; AVX1-NEXT: vandps %ymm2, %ymm8, %ymm2 +; AVX1-NEXT: vandnps %ymm8, %ymm2, %ymm2 ; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm1, %ymm1 ; AVX1-NEXT: vmovaps {{.*#+}} ymm3 = [2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648] ; AVX1-NEXT: vblendvps %ymm1, {{.*}}(%rip), %ymm3, %ymm1 @@ -1520,66 +1518,62 @@ define <16 x i32> @v16i32(<16 x i32> %x, <16 x i32> %y) nounwind { ; AVX1-LABEL: v16i32: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm9 -; AVX1-NEXT: vpxor %xmm10, %xmm10, %xmm10 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm10, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm4, %xmm4 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vpxor %xmm12, %xmm12, %xmm12 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm12, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm7, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm12 -; AVX1-NEXT: vpcmpeqd %xmm8, %xmm12, %xmm8 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm11 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqd %xmm11, %xmm5, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm7, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm10 +; AVX1-NEXT: vpcmpeqd %xmm8, %xmm10, %xmm8 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqd %xmm11, %xmm6, %xmm11 ; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 ; AVX1-NEXT: vpaddd %xmm9, %xmm7, %xmm9 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm6, %xmm12, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm4 +; AVX1-NEXT: vpcmpeqd %xmm4, %xmm10, %xmm10 ; AVX1-NEXT: vpaddd %xmm2, %xmm0, %xmm0 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm10, %xmm2 -; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm6, %xmm5, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm5, %ymm5 -; AVX1-NEXT: vandps %ymm5, %ymm8, %ymm5 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm12, %xmm2 +; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm4 +; AVX1-NEXT: vpcmpeqd %xmm4, %xmm6, %xmm4 +; AVX1-NEXT: vinsertf128 $1, %xmm10, %ymm4, %ymm4 +; AVX1-NEXT: vandnps %ymm8, %ymm4, %ymm4 ; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm2, %ymm7 ; AVX1-NEXT: vmovaps {{.*#+}} ymm8 = [2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647] -; AVX1-NEXT: vmovaps {{.*#+}} ymm11 = [2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648] -; AVX1-NEXT: vblendvps %ymm7, %ymm8, %ymm11, %ymm7 +; AVX1-NEXT: vmovaps {{.*#+}} ymm10 = [2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648] +; AVX1-NEXT: vblendvps %ymm7, %ymm8, %ymm10, %ymm7 ; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 -; AVX1-NEXT: vblendvps %ymm5, %ymm7, %ymm0, %ymm0 -; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm5 -; AVX1-NEXT: vpcmpgtd %xmm5, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 +; AVX1-NEXT: vblendvps %ymm4, %ymm7, %ymm0, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4 +; AVX1-NEXT: vpcmpgtd %xmm4, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpcmpeqd %xmm7, %xmm6, %xmm9 -; AVX1-NEXT: vpcmpgtd %xmm3, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 -; AVX1-NEXT: vpcmpgtd %xmm1, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm12, %xmm7, %xmm12 -; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm12, %ymm9 -; AVX1-NEXT: vpaddd %xmm5, %xmm2, %xmm12 -; AVX1-NEXT: vpcmpgtd %xmm12, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpgtd %xmm3, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm1, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm11, %xmm7, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm11, %ymm9 +; AVX1-NEXT: vpaddd %xmm4, %xmm2, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm11, %xmm12, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm2 ; AVX1-NEXT: vpcmpeqd %xmm2, %xmm6, %xmm2 -; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm2 ; AVX1-NEXT: vpaddd %xmm3, %xmm1, %xmm1 -; AVX1-NEXT: vpcmpgtd %xmm1, %xmm10, %xmm3 -; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm4, %ymm2 -; AVX1-NEXT: vandps %ymm2, %ymm9, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm5, %ymm3, %ymm3 -; AVX1-NEXT: vblendvps %ymm3, %ymm8, %ymm11, %ymm3 -; AVX1-NEXT: vinsertf128 $1, %xmm12, %ymm1, %ymm1 +; AVX1-NEXT: vpcmpgtd %xmm1, %xmm12, %xmm3 +; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm5 +; AVX1-NEXT: vpcmpeqd %xmm5, %xmm7, %xmm5 +; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm5, %ymm2 +; AVX1-NEXT: vandnps %ymm9, %ymm2, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm3, %ymm3 +; AVX1-NEXT: vblendvps %ymm3, %ymm8, %ymm10, %ymm3 +; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm1, %ymm1 ; AVX1-NEXT: vblendvps %ymm2, %ymm3, %ymm1, %ymm1 ; AVX1-NEXT: retq ; @@ -2167,14 +2161,12 @@ define <4 x i64> @v4i64(<4 x i64> %x, <4 x i64> %y) nounwind { ; AVX1-NEXT: vpcmpgtq %xmm9, %xmm3, %xmm6 ; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm2 ; AVX1-NEXT: vpcmpeqq %xmm2, %xmm7, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 ; AVX1-NEXT: vpaddq %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm3, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm3 ; AVX1-NEXT: vpcmpeqq %xmm3, %xmm4, %xmm3 -; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm3 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2 -; AVX1-NEXT: vandpd %ymm2, %ymm8, %ymm2 +; AVX1-NEXT: vandnpd %ymm8, %ymm2, %ymm2 ; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm1, %ymm1 ; AVX1-NEXT: vmovapd {{.*#+}} ymm3 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808] ; AVX1-NEXT: vblendvpd %ymm1, {{.*}}(%rip), %ymm3, %ymm1 @@ -2801,66 +2793,62 @@ define <8 x i64> @v8i64(<8 x i64> %x, <8 x i64> %y) nounwind { ; AVX1-LABEL: v8i64: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm9 -; AVX1-NEXT: vpxor %xmm10, %xmm10, %xmm10 -; AVX1-NEXT: vpcmpgtq %xmm9, %xmm10, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm4, %xmm4 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vpxor %xmm12, %xmm12, %xmm12 +; AVX1-NEXT: vpcmpgtq %xmm9, %xmm12, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm7 -; AVX1-NEXT: vpcmpgtq %xmm7, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm12 -; AVX1-NEXT: vpcmpeqq %xmm8, %xmm12, %xmm8 -; AVX1-NEXT: vpcmpgtq %xmm2, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm11 -; AVX1-NEXT: vpcmpgtq %xmm0, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqq %xmm11, %xmm5, %xmm11 +; AVX1-NEXT: vpcmpgtq %xmm7, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm10 +; AVX1-NEXT: vpcmpeqq %xmm8, %xmm10, %xmm8 +; AVX1-NEXT: vpcmpgtq %xmm2, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm11 +; AVX1-NEXT: vpcmpgtq %xmm0, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqq %xmm11, %xmm6, %xmm11 ; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 ; AVX1-NEXT: vpaddq %xmm9, %xmm7, %xmm9 -; AVX1-NEXT: vpcmpgtq %xmm9, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm6 -; AVX1-NEXT: vpcmpeqq %xmm6, %xmm12, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm11 +; AVX1-NEXT: vpcmpgtq %xmm9, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm4 +; AVX1-NEXT: vpcmpeqq %xmm4, %xmm10, %xmm10 ; AVX1-NEXT: vpaddq %xmm2, %xmm0, %xmm0 -; AVX1-NEXT: vpcmpgtq %xmm0, %xmm10, %xmm2 -; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm6 -; AVX1-NEXT: vpcmpeqq %xmm6, %xmm5, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm5, %ymm5 -; AVX1-NEXT: vandpd %ymm5, %ymm8, %ymm5 +; AVX1-NEXT: vpcmpgtq %xmm0, %xmm12, %xmm2 +; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm4 +; AVX1-NEXT: vpcmpeqq %xmm4, %xmm6, %xmm4 +; AVX1-NEXT: vinsertf128 $1, %xmm10, %ymm4, %ymm4 +; AVX1-NEXT: vandnpd %ymm8, %ymm4, %ymm4 ; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm2, %ymm7 ; AVX1-NEXT: vmovapd {{.*#+}} ymm8 = [9223372036854775807,9223372036854775807,9223372036854775807,9223372036854775807] -; AVX1-NEXT: vmovapd {{.*#+}} ymm11 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808] -; AVX1-NEXT: vblendvpd %ymm7, %ymm8, %ymm11, %ymm7 +; AVX1-NEXT: vmovapd {{.*#+}} ymm10 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808] +; AVX1-NEXT: vblendvpd %ymm7, %ymm8, %ymm10, %ymm7 ; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 -; AVX1-NEXT: vblendvpd %ymm5, %ymm7, %ymm0, %ymm0 -; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm5 -; AVX1-NEXT: vpcmpgtq %xmm5, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 +; AVX1-NEXT: vblendvpd %ymm4, %ymm7, %ymm0, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4 +; AVX1-NEXT: vpcmpgtq %xmm4, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 -; AVX1-NEXT: vpcmpgtq %xmm2, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpgtq %xmm2, %xmm12, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpcmpeqq %xmm7, %xmm6, %xmm9 -; AVX1-NEXT: vpcmpgtq %xmm3, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 -; AVX1-NEXT: vpcmpgtq %xmm1, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqq %xmm12, %xmm7, %xmm12 -; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm12, %ymm9 -; AVX1-NEXT: vpaddq %xmm5, %xmm2, %xmm12 -; AVX1-NEXT: vpcmpgtq %xmm12, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpgtq %xmm3, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm11 +; AVX1-NEXT: vpcmpgtq %xmm1, %xmm12, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 +; AVX1-NEXT: vpcmpeqq %xmm11, %xmm7, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm11, %ymm9 +; AVX1-NEXT: vpaddq %xmm4, %xmm2, %xmm11 +; AVX1-NEXT: vpcmpgtq %xmm11, %xmm12, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm2 ; AVX1-NEXT: vpcmpeqq %xmm2, %xmm6, %xmm2 -; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm2 ; AVX1-NEXT: vpaddq %xmm3, %xmm1, %xmm1 -; AVX1-NEXT: vpcmpgtq %xmm1, %xmm10, %xmm3 -; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm6 -; AVX1-NEXT: vpcmpeqq %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm4, %ymm2 -; AVX1-NEXT: vandpd %ymm2, %ymm9, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm5, %ymm3, %ymm3 -; AVX1-NEXT: vblendvpd %ymm3, %ymm8, %ymm11, %ymm3 -; AVX1-NEXT: vinsertf128 $1, %xmm12, %ymm1, %ymm1 +; AVX1-NEXT: vpcmpgtq %xmm1, %xmm12, %xmm3 +; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm5 +; AVX1-NEXT: vpcmpeqq %xmm5, %xmm7, %xmm5 +; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm5, %ymm2 +; AVX1-NEXT: vandnpd %ymm9, %ymm2, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm3, %ymm3 +; AVX1-NEXT: vblendvpd %ymm3, %ymm8, %ymm10, %ymm3 +; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm1, %ymm1 ; AVX1-NEXT: vblendvpd %ymm2, %ymm3, %ymm1, %ymm1 ; AVX1-NEXT: retq ; diff --git a/test/CodeGen/X86/ssub_sat_vec.ll b/test/CodeGen/X86/ssub_sat_vec.ll index 5c40dff6876..0fb927c5061 100644 --- a/test/CodeGen/X86/ssub_sat_vec.ll +++ b/test/CodeGen/X86/ssub_sat_vec.ll @@ -1202,36 +1202,34 @@ define <8 x i32> @v8i32(<8 x i32> %x, <8 x i32> %y) nounwind { ; ; AVX1-LABEL: v8i32: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm9 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 ; AVX1-NEXT: vpxor %xmm3, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm4 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm4 ; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 ; AVX1-NEXT: vpcmpgtd %xmm6, %xmm3, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm8 +; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm8 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm4 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm2 +; AVX1-NEXT: vpcmpeqd %xmm9, %xmm4, %xmm9 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm9, %ymm8 +; AVX1-NEXT: vpsubd %xmm2, %xmm6, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm2 +; AVX1-NEXT: vpcmpeqd %xmm2, %xmm7, %xmm2 ; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm2, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm4, %ymm8 -; AVX1-NEXT: vpsubd %xmm9, %xmm6, %xmm9 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpsubd %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm3 -; AVX1-NEXT: vpcmpeqd %xmm3, %xmm2, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm2, %ymm2 -; AVX1-NEXT: vandps %ymm2, %ymm8, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm1, %ymm1 +; AVX1-NEXT: vpcmpeqd %xmm3, %xmm4, %xmm3 +; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm3 +; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2 +; AVX1-NEXT: vandnps %ymm2, %ymm8, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm1, %ymm1 ; AVX1-NEXT: vmovaps {{.*#+}} ymm3 = [2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648] ; AVX1-NEXT: vblendvps %ymm1, {{.*}}(%rip), %ymm3, %ymm1 ; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 @@ -1562,25 +1560,23 @@ define <16 x i32> @v16i32(<16 x i32> %x, <16 x i32> %y) nounwind { ; ; AVX1-LABEL: v16i32: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm8 +; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm9 ; AVX1-NEXT: vpxor %xmm10, %xmm10, %xmm10 -; AVX1-NEXT: vpcmpgtd %xmm8, %xmm10, %xmm7 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm10, %xmm7 ; AVX1-NEXT: vpcmpeqd %xmm4, %xmm4, %xmm4 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm9 -; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 -; AVX1-NEXT: vpcmpgtd %xmm6, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 -; AVX1-NEXT: vpcmpeqd %xmm9, %xmm12, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm9 +; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm7 +; AVX1-NEXT: vpcmpgtd %xmm7, %xmm10, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm12 +; AVX1-NEXT: vpcmpeqd %xmm8, %xmm12, %xmm8 ; AVX1-NEXT: vpcmpgtd %xmm2, %xmm10, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm11 ; AVX1-NEXT: vpcmpgtd %xmm0, %xmm10, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqd %xmm11, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm7, %ymm9 -; AVX1-NEXT: vpsubd %xmm8, %xmm6, %xmm8 -; AVX1-NEXT: vpcmpgtd %xmm8, %xmm10, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm11, %xmm5, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 +; AVX1-NEXT: vpsubd %xmm9, %xmm7, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm6 ; AVX1-NEXT: vpcmpeqd %xmm6, %xmm12, %xmm6 ; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm11 @@ -1590,42 +1586,40 @@ define <16 x i32> @v16i32(<16 x i32> %x, <16 x i32> %y) nounwind { ; AVX1-NEXT: vpcmpeqd %xmm6, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 ; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm5, %ymm5 -; AVX1-NEXT: vandps %ymm5, %ymm9, %ymm6 +; AVX1-NEXT: vandnps %ymm5, %ymm8, %ymm5 ; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm2, %ymm7 -; AVX1-NEXT: vmovaps {{.*#+}} ymm9 = [2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647] +; AVX1-NEXT: vmovaps {{.*#+}} ymm8 = [2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647,2147483647] ; AVX1-NEXT: vmovaps {{.*#+}} ymm11 = [2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648,2147483648] -; AVX1-NEXT: vblendvps %ymm7, %ymm9, %ymm11, %ymm7 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm0, %ymm0 -; AVX1-NEXT: vblendvps %ymm6, %ymm7, %ymm0, %ymm0 -; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm13 -; AVX1-NEXT: vpcmpgtd %xmm13, %xmm10, %xmm7 +; AVX1-NEXT: vblendvps %ymm7, %ymm8, %ymm11, %ymm7 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 +; AVX1-NEXT: vblendvps %ymm5, %ymm7, %ymm0, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm5 +; AVX1-NEXT: vpcmpgtd %xmm5, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm10, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqd %xmm7, %xmm6, %xmm9 ; AVX1-NEXT: vpcmpgtd %xmm3, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm12, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm6, %ymm8 -; AVX1-NEXT: vpsubd %xmm13, %xmm2, %xmm12 -; AVX1-NEXT: vpcmpgtd %xmm12, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm2 -; AVX1-NEXT: vpcmpeqd %xmm2, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpeqd %xmm12, %xmm7, %xmm12 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm12, %ymm9 +; AVX1-NEXT: vpsubd %xmm5, %xmm2, %xmm12 +; AVX1-NEXT: vpcmpgtd %xmm12, %xmm10, %xmm5 +; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpeqd %xmm2, %xmm6, %xmm2 ; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm2 ; AVX1-NEXT: vpsubd %xmm3, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm10, %xmm3 -; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm5 -; AVX1-NEXT: vpcmpeqd %xmm5, %xmm7, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm4 +; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm6 +; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm4 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm4, %ymm2 -; AVX1-NEXT: vandps %ymm2, %ymm8, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm3, %ymm3 -; AVX1-NEXT: vblendvps %ymm3, %ymm9, %ymm11, %ymm3 +; AVX1-NEXT: vandnps %ymm2, %ymm9, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm5, %ymm3, %ymm3 +; AVX1-NEXT: vblendvps %ymm3, %ymm8, %ymm11, %ymm3 ; AVX1-NEXT: vinsertf128 $1, %xmm12, %ymm1, %ymm1 ; AVX1-NEXT: vblendvps %ymm2, %ymm3, %ymm1, %ymm1 ; AVX1-NEXT: retq @@ -2214,36 +2208,34 @@ define <4 x i64> @v4i64(<4 x i64> %x, <4 x i64> %y) nounwind { ; ; AVX1-LABEL: v4i64: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm9 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 ; AVX1-NEXT: vpxor %xmm3, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpgtq %xmm9, %xmm3, %xmm4 +; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm4 ; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 ; AVX1-NEXT: vpcmpgtq %xmm6, %xmm3, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqq %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm8 +; AVX1-NEXT: vpcmpeqq %xmm4, %xmm7, %xmm8 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm3, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm9 +; AVX1-NEXT: vpcmpgtq %xmm0, %xmm3, %xmm4 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpgtq %xmm0, %xmm3, %xmm2 +; AVX1-NEXT: vpcmpeqq %xmm9, %xmm4, %xmm9 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm9, %ymm8 +; AVX1-NEXT: vpsubq %xmm2, %xmm6, %xmm9 +; AVX1-NEXT: vpcmpgtq %xmm9, %xmm3, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm2 +; AVX1-NEXT: vpcmpeqq %xmm2, %xmm7, %xmm2 ; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vpcmpeqq %xmm4, %xmm2, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm4, %ymm8 -; AVX1-NEXT: vpsubq %xmm9, %xmm6, %xmm9 -; AVX1-NEXT: vpcmpgtq %xmm9, %xmm3, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm6 -; AVX1-NEXT: vpcmpeqq %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpsubq %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm3, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm3 -; AVX1-NEXT: vpcmpeqq %xmm3, %xmm2, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm2, %ymm2 -; AVX1-NEXT: vandpd %ymm2, %ymm8, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm1, %ymm1 +; AVX1-NEXT: vpcmpeqq %xmm3, %xmm4, %xmm3 +; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm3 +; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2 +; AVX1-NEXT: vandnpd %ymm2, %ymm8, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm1, %ymm1 ; AVX1-NEXT: vmovapd {{.*#+}} ymm3 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808] ; AVX1-NEXT: vblendvpd %ymm1, {{.*}}(%rip), %ymm3, %ymm1 ; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 @@ -2884,25 +2876,23 @@ define <8 x i64> @v8i64(<8 x i64> %x, <8 x i64> %y) nounwind { ; ; AVX1-LABEL: v8i64: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm8 +; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm9 ; AVX1-NEXT: vpxor %xmm10, %xmm10, %xmm10 -; AVX1-NEXT: vpcmpgtq %xmm8, %xmm10, %xmm7 +; AVX1-NEXT: vpcmpgtq %xmm9, %xmm10, %xmm7 ; AVX1-NEXT: vpcmpeqd %xmm4, %xmm4, %xmm4 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm9 -; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 -; AVX1-NEXT: vpcmpgtq %xmm6, %xmm10, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 -; AVX1-NEXT: vpcmpeqq %xmm9, %xmm12, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm9 +; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm7 +; AVX1-NEXT: vpcmpgtq %xmm7, %xmm10, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm12 +; AVX1-NEXT: vpcmpeqq %xmm8, %xmm12, %xmm8 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm10, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm11 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm10, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqq %xmm11, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm7, %ymm9 -; AVX1-NEXT: vpsubq %xmm8, %xmm6, %xmm8 -; AVX1-NEXT: vpcmpgtq %xmm8, %xmm10, %xmm7 +; AVX1-NEXT: vpcmpeqq %xmm11, %xmm5, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 +; AVX1-NEXT: vpsubq %xmm9, %xmm7, %xmm9 +; AVX1-NEXT: vpcmpgtq %xmm9, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm6 ; AVX1-NEXT: vpcmpeqq %xmm6, %xmm12, %xmm6 ; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm11 @@ -2912,42 +2902,40 @@ define <8 x i64> @v8i64(<8 x i64> %x, <8 x i64> %y) nounwind { ; AVX1-NEXT: vpcmpeqq %xmm6, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 ; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm5, %ymm5 -; AVX1-NEXT: vandpd %ymm5, %ymm9, %ymm6 +; AVX1-NEXT: vandnpd %ymm5, %ymm8, %ymm5 ; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm2, %ymm7 -; AVX1-NEXT: vmovapd {{.*#+}} ymm9 = [9223372036854775807,9223372036854775807,9223372036854775807,9223372036854775807] +; AVX1-NEXT: vmovapd {{.*#+}} ymm8 = [9223372036854775807,9223372036854775807,9223372036854775807,9223372036854775807] ; AVX1-NEXT: vmovapd {{.*#+}} ymm11 = [9223372036854775808,9223372036854775808,9223372036854775808,9223372036854775808] -; AVX1-NEXT: vblendvpd %ymm7, %ymm9, %ymm11, %ymm7 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm0, %ymm0 -; AVX1-NEXT: vblendvpd %ymm6, %ymm7, %ymm0, %ymm0 -; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm13 -; AVX1-NEXT: vpcmpgtq %xmm13, %xmm10, %xmm7 +; AVX1-NEXT: vblendvpd %ymm7, %ymm8, %ymm11, %ymm7 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm0, %ymm0 +; AVX1-NEXT: vblendvpd %ymm5, %ymm7, %ymm0, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm5 +; AVX1-NEXT: vpcmpgtq %xmm5, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 -; AVX1-NEXT: vpcmpgtq %xmm2, %xmm10, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm5 -; AVX1-NEXT: vpcmpeqq %xmm7, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm8 +; AVX1-NEXT: vpcmpgtq %xmm2, %xmm10, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqq %xmm7, %xmm6, %xmm9 ; AVX1-NEXT: vpcmpgtq %xmm3, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm12 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqq %xmm12, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm6 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm6, %ymm8 -; AVX1-NEXT: vpsubq %xmm13, %xmm2, %xmm12 -; AVX1-NEXT: vpcmpgtq %xmm12, %xmm10, %xmm6 -; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm2 -; AVX1-NEXT: vpcmpeqq %xmm2, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpeqq %xmm12, %xmm7, %xmm12 +; AVX1-NEXT: vinsertf128 $1, %xmm9, %ymm12, %ymm9 +; AVX1-NEXT: vpsubq %xmm5, %xmm2, %xmm12 +; AVX1-NEXT: vpcmpgtq %xmm12, %xmm10, %xmm5 +; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm2 +; AVX1-NEXT: vpcmpeqq %xmm2, %xmm6, %xmm2 ; AVX1-NEXT: vpxor %xmm4, %xmm2, %xmm2 ; AVX1-NEXT: vpsubq %xmm3, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm10, %xmm3 -; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm5 -; AVX1-NEXT: vpcmpeqq %xmm5, %xmm7, %xmm5 -; AVX1-NEXT: vpxor %xmm4, %xmm5, %xmm4 +; AVX1-NEXT: vpxor %xmm4, %xmm3, %xmm6 +; AVX1-NEXT: vpcmpeqq %xmm6, %xmm7, %xmm6 +; AVX1-NEXT: vpxor %xmm4, %xmm6, %xmm4 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm4, %ymm2 -; AVX1-NEXT: vandpd %ymm2, %ymm8, %ymm2 -; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm3, %ymm3 -; AVX1-NEXT: vblendvpd %ymm3, %ymm9, %ymm11, %ymm3 +; AVX1-NEXT: vandnpd %ymm2, %ymm9, %ymm2 +; AVX1-NEXT: vinsertf128 $1, %xmm5, %ymm3, %ymm3 +; AVX1-NEXT: vblendvpd %ymm3, %ymm8, %ymm11, %ymm3 ; AVX1-NEXT: vinsertf128 $1, %xmm12, %ymm1, %ymm1 ; AVX1-NEXT: vblendvpd %ymm2, %ymm3, %ymm1, %ymm1 ; AVX1-NEXT: retq diff --git a/test/CodeGen/X86/vec_saddo.ll b/test/CodeGen/X86/vec_saddo.ll index d37795b55cd..6a8dcf962d4 100644 --- a/test/CodeGen/X86/vec_saddo.ll +++ b/test/CodeGen/X86/vec_saddo.ll @@ -573,14 +573,12 @@ define <6 x i32> @saddo_v6i32(<6 x i32> %a0, <6 x i32> %a1, <6 x i32>* %p2) noun ; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm6 ; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpaddd %xmm1, %xmm0, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpeqd %xmm0, %xmm4, %xmm0 -; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 ; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm0, %ymm0 -; AVX1-NEXT: vandps %ymm0, %ymm8, %ymm0 +; AVX1-NEXT: vandnps %ymm8, %ymm0, %ymm0 ; AVX1-NEXT: vmovq %xmm2, 16(%rdi) ; AVX1-NEXT: vmovdqa %xmm1, (%rdi) ; AVX1-NEXT: retq @@ -685,14 +683,12 @@ define <8 x i32> @saddo_v8i32(<8 x i32> %a0, <8 x i32> %a1, <8 x i32>* %p2) noun ; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm6 ; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpaddd %xmm1, %xmm0, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpeqd %xmm0, %xmm4, %xmm0 -; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 ; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm0, %ymm0 -; AVX1-NEXT: vandps %ymm0, %ymm8, %ymm0 +; AVX1-NEXT: vandnps %ymm8, %ymm0, %ymm0 ; AVX1-NEXT: vmovdqa %xmm2, 16(%rdi) ; AVX1-NEXT: vmovdqa %xmm1, (%rdi) ; AVX1-NEXT: retq @@ -811,46 +807,50 @@ define <16 x i32> @saddo_v16i32(<16 x i32> %a0, <16 x i32> %a1, <16 x i32>* %p2) ; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm7 ; AVX1-NEXT: vpcmpgtd %xmm7, %xmm5, %xmm4 +; AVX1-NEXT: vpxor %xmm6, %xmm4, %xmm10 +; AVX1-NEXT: vpcmpeqd %xmm8, %xmm10, %xmm8 +; AVX1-NEXT: vpcmpgtd %xmm3, %xmm5, %xmm4 +; AVX1-NEXT: vpxor %xmm6, %xmm4, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm1, %xmm5, %xmm4 ; AVX1-NEXT: vpxor %xmm6, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm8, %xmm4, %xmm8 +; AVX1-NEXT: vpcmpeqd %xmm11, %xmm4, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 ; AVX1-NEXT: vpaddd %xmm9, %xmm7, %xmm9 ; AVX1-NEXT: vpcmpgtd %xmm9, %xmm5, %xmm7 ; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm4, %xmm4 -; AVX1-NEXT: vpandn %xmm8, %xmm4, %xmm8 -; AVX1-NEXT: vpcmpgtd %xmm3, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm1, %xmm5, %xmm4 -; AVX1-NEXT: vpxor %xmm6, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm4, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm7, %xmm10, %xmm7 ; AVX1-NEXT: vpaddd %xmm3, %xmm1, %xmm10 ; AVX1-NEXT: vpcmpgtd %xmm10, %xmm5, %xmm1 ; AVX1-NEXT: vpxor %xmm6, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpeqd %xmm1, %xmm4, %xmm1 -; AVX1-NEXT: vpandn %xmm7, %xmm1, %xmm1 -; AVX1-NEXT: vpackssdw %xmm8, %xmm1, %xmm8 +; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm1, %ymm1 +; AVX1-NEXT: vandnps %ymm8, %ymm1, %ymm1 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm4 +; AVX1-NEXT: vpackssdw %xmm4, %xmm1, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm4 ; AVX1-NEXT: vpcmpgtd %xmm4, %xmm5, %xmm7 ; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm7 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm5, %xmm3 ; AVX1-NEXT: vpxor %xmm6, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm3, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm7, %xmm3, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm5, %xmm7 +; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm12 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm5, %xmm7 +; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm12, %xmm7, %xmm12 +; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm12, %ymm11 ; AVX1-NEXT: vpaddd %xmm4, %xmm1, %xmm4 ; AVX1-NEXT: vpcmpgtd %xmm4, %xmm5, %xmm1 ; AVX1-NEXT: vpxor %xmm6, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpeqd %xmm1, %xmm3, %xmm1 -; AVX1-NEXT: vpandn %xmm7, %xmm1, %xmm1 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm5, %xmm3 -; AVX1-NEXT: vpxor %xmm6, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm5, %xmm7 -; AVX1-NEXT: vpxor %xmm6, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm3, %xmm7, %xmm3 ; AVX1-NEXT: vpaddd %xmm2, %xmm0, %xmm2 ; AVX1-NEXT: vpcmpgtd %xmm2, %xmm5, %xmm0 ; AVX1-NEXT: vpxor %xmm6, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpeqd %xmm0, %xmm7, %xmm0 -; AVX1-NEXT: vpandn %xmm3, %xmm0, %xmm0 +; AVX1-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0 +; AVX1-NEXT: vandnps %ymm11, %ymm0, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpacksswb %xmm8, %xmm0, %xmm1 ; AVX1-NEXT: vpmovsxbd %xmm1, %xmm0 diff --git a/test/CodeGen/X86/vec_ssubo.ll b/test/CodeGen/X86/vec_ssubo.ll index 3dc73e3b4ba..761b66ce183 100644 --- a/test/CodeGen/X86/vec_ssubo.ll +++ b/test/CodeGen/X86/vec_ssubo.ll @@ -568,36 +568,34 @@ define <6 x i32> @ssubo_v6i32(<6 x i32> %a0, <6 x i32> %a1, <6 x i32>* %p2) noun ; ; AVX1-LABEL: ssubo_v6i32: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm9 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 ; AVX1-NEXT: vpxor %xmm3, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm4 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm4 ; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 ; AVX1-NEXT: vpcmpgtd %xmm6, %xmm3, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm8 +; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm8 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm4 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm2, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm4, %ymm8 -; AVX1-NEXT: vpsubd %xmm9, %xmm6, %xmm6 -; AVX1-NEXT: vpcmpgtd %xmm6, %xmm3, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 +; AVX1-NEXT: vpcmpeqd %xmm9, %xmm4, %xmm9 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm9, %ymm8 +; AVX1-NEXT: vpsubd %xmm2, %xmm6, %xmm2 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpsubd %xmm1, %xmm0, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vpcmpeqd %xmm0, %xmm2, %xmm0 +; AVX1-NEXT: vpcmpeqd %xmm0, %xmm4, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm0, %ymm0 -; AVX1-NEXT: vandps %ymm0, %ymm8, %ymm0 -; AVX1-NEXT: vmovq %xmm6, 16(%rdi) +; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm0, %ymm0 +; AVX1-NEXT: vandnps %ymm0, %ymm8, %ymm0 +; AVX1-NEXT: vmovq %xmm2, 16(%rdi) ; AVX1-NEXT: vmovdqa %xmm1, (%rdi) ; AVX1-NEXT: retq ; @@ -685,36 +683,34 @@ define <8 x i32> @ssubo_v8i32(<8 x i32> %a0, <8 x i32> %a1, <8 x i32>* %p2) noun ; ; AVX1-LABEL: ssubo_v8i32: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm9 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2 ; AVX1-NEXT: vpxor %xmm3, %xmm3, %xmm3 -; AVX1-NEXT: vpcmpgtd %xmm9, %xmm3, %xmm4 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm4 ; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6 ; AVX1-NEXT: vpcmpgtd %xmm6, %xmm3, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm8 +; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm8 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm4 ; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm3, %xmm2 -; AVX1-NEXT: vpxor %xmm5, %xmm2, %xmm2 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm2, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm4, %ymm8 -; AVX1-NEXT: vpsubd %xmm9, %xmm6, %xmm6 -; AVX1-NEXT: vpcmpgtd %xmm6, %xmm3, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm7, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 +; AVX1-NEXT: vpcmpeqd %xmm9, %xmm4, %xmm9 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm9, %ymm8 +; AVX1-NEXT: vpsubd %xmm2, %xmm6, %xmm2 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm3, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpeqd %xmm6, %xmm7, %xmm6 +; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 ; AVX1-NEXT: vpsubd %xmm1, %xmm0, %xmm1 ; AVX1-NEXT: vpcmpgtd %xmm1, %xmm3, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vpcmpeqd %xmm0, %xmm2, %xmm0 +; AVX1-NEXT: vpcmpeqd %xmm0, %xmm4, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm0, %ymm0 -; AVX1-NEXT: vandps %ymm0, %ymm8, %ymm0 -; AVX1-NEXT: vmovdqa %xmm6, 16(%rdi) +; AVX1-NEXT: vinsertf128 $1, %xmm6, %ymm0, %ymm0 +; AVX1-NEXT: vandnps %ymm0, %ymm8, %ymm0 +; AVX1-NEXT: vmovdqa %xmm2, 16(%rdi) ; AVX1-NEXT: vmovdqa %xmm1, (%rdi) ; AVX1-NEXT: retq ; @@ -830,71 +826,75 @@ define <16 x i32> @ssubo_v16i32(<16 x i32> %a0, <16 x i32> %a1, <16 x i32>* %p2) ; ; AVX1-LABEL: ssubo_v16i32: ; AVX1: # %bb.0: -; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4 -; AVX1-NEXT: vpxor %xmm9, %xmm9, %xmm9 -; AVX1-NEXT: vpcmpgtd %xmm4, %xmm9, %xmm7 +; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm9 +; AVX1-NEXT: vpxor %xmm6, %xmm6, %xmm6 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm6, %xmm7 ; AVX1-NEXT: vpcmpeqd %xmm5, %xmm5, %xmm5 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm7, %xmm9, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm8, %xmm6, %xmm8 -; AVX1-NEXT: vpsubd %xmm4, %xmm7, %xmm10 -; AVX1-NEXT: vpcmpgtd %xmm10, %xmm9, %xmm7 +; AVX1-NEXT: vpcmpgtd %xmm7, %xmm6, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm10 +; AVX1-NEXT: vpcmpeqd %xmm8, %xmm10, %xmm8 +; AVX1-NEXT: vpcmpgtd %xmm3, %xmm6, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm1, %xmm6, %xmm4 +; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 +; AVX1-NEXT: vpcmpeqd %xmm11, %xmm4, %xmm11 +; AVX1-NEXT: vinsertf128 $1, %xmm8, %ymm11, %ymm8 +; AVX1-NEXT: vpsubd %xmm9, %xmm7, %xmm9 +; AVX1-NEXT: vpcmpgtd %xmm9, %xmm6, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm6, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 -; AVX1-NEXT: vpandn %xmm6, %xmm8, %xmm6 -; AVX1-NEXT: vpcmpgtd %xmm3, %xmm9, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm7, %xmm10, %xmm7 ; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm1, %xmm9, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm7, %xmm4, %xmm7 -; AVX1-NEXT: vpsubd %xmm3, %xmm1, %xmm3 -; AVX1-NEXT: vpcmpgtd %xmm3, %xmm9, %xmm1 +; AVX1-NEXT: vpsubd %xmm3, %xmm1, %xmm10 +; AVX1-NEXT: vpcmpgtd %xmm10, %xmm6, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpeqd %xmm1, %xmm4, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm1 -; AVX1-NEXT: vpandn %xmm1, %xmm7, %xmm1 -; AVX1-NEXT: vpackssdw %xmm6, %xmm1, %xmm8 +; AVX1-NEXT: vinsertf128 $1, %xmm7, %ymm1, %ymm1 +; AVX1-NEXT: vandnps %ymm1, %ymm8, %ymm1 +; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm4 +; AVX1-NEXT: vpackssdw %xmm4, %xmm1, %xmm8 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm4 -; AVX1-NEXT: vpcmpgtd %xmm4, %xmm9, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 -; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm7, %xmm9, %xmm1 +; AVX1-NEXT: vpcmpgtd %xmm4, %xmm6, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 +; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 +; AVX1-NEXT: vpcmpgtd %xmm1, %xmm6, %xmm3 +; AVX1-NEXT: vpxor %xmm5, %xmm3, %xmm3 +; AVX1-NEXT: vpcmpeqd %xmm7, %xmm3, %xmm11 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm6, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm12 +; AVX1-NEXT: vpcmpgtd %xmm0, %xmm6, %xmm7 +; AVX1-NEXT: vpxor %xmm5, %xmm7, %xmm7 +; AVX1-NEXT: vpcmpeqd %xmm12, %xmm7, %xmm12 +; AVX1-NEXT: vinsertf128 $1, %xmm11, %ymm12, %ymm11 +; AVX1-NEXT: vpsubd %xmm4, %xmm1, %xmm4 +; AVX1-NEXT: vpcmpgtd %xmm4, %xmm6, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm1 -; AVX1-NEXT: vpcmpeqd %xmm6, %xmm1, %xmm6 -; AVX1-NEXT: vpsubd %xmm4, %xmm7, %xmm7 -; AVX1-NEXT: vpcmpgtd %xmm7, %xmm9, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm1, %xmm1 +; AVX1-NEXT: vpcmpeqd %xmm1, %xmm3, %xmm1 ; AVX1-NEXT: vpxor %xmm5, %xmm1, %xmm1 -; AVX1-NEXT: vpandn %xmm1, %xmm6, %xmm1 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm9, %xmm4 -; AVX1-NEXT: vpxor %xmm5, %xmm4, %xmm4 -; AVX1-NEXT: vpcmpgtd %xmm0, %xmm9, %xmm6 -; AVX1-NEXT: vpxor %xmm5, %xmm6, %xmm6 -; AVX1-NEXT: vpcmpeqd %xmm4, %xmm6, %xmm4 ; AVX1-NEXT: vpsubd %xmm2, %xmm0, %xmm2 -; AVX1-NEXT: vpcmpgtd %xmm2, %xmm9, %xmm0 +; AVX1-NEXT: vpcmpgtd %xmm2, %xmm6, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vpcmpeqd %xmm0, %xmm6, %xmm0 +; AVX1-NEXT: vpcmpeqd %xmm0, %xmm7, %xmm0 ; AVX1-NEXT: vpxor %xmm5, %xmm0, %xmm0 -; AVX1-NEXT: vpandn %xmm0, %xmm4, %xmm0 +; AVX1-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0 +; AVX1-NEXT: vandnps %ymm0, %ymm11, %ymm0 +; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpacksswb %xmm8, %xmm0, %xmm1 ; AVX1-NEXT: vpmovsxbd %xmm1, %xmm0 -; AVX1-NEXT: vpshufd {{.*#+}} xmm4 = xmm1[1,1,2,3] -; AVX1-NEXT: vpmovsxbd %xmm4, %xmm4 -; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm0, %ymm0 -; AVX1-NEXT: vpshufd {{.*#+}} xmm4 = xmm1[2,3,0,1] -; AVX1-NEXT: vpmovsxbd %xmm4, %xmm4 +; AVX1-NEXT: vpshufd {{.*#+}} xmm3 = xmm1[1,1,2,3] +; AVX1-NEXT: vpmovsxbd %xmm3, %xmm3 +; AVX1-NEXT: vinsertf128 $1, %xmm3, %ymm0, %ymm0 +; AVX1-NEXT: vpshufd {{.*#+}} xmm3 = xmm1[2,3,0,1] +; AVX1-NEXT: vpmovsxbd %xmm3, %xmm3 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm1[3,3,0,1] ; AVX1-NEXT: vpmovsxbd %xmm1, %xmm1 -; AVX1-NEXT: vinsertf128 $1, %xmm1, %ymm4, %ymm1 -; AVX1-NEXT: vmovdqa %xmm10, 48(%rdi) -; AVX1-NEXT: vmovdqa %xmm3, 32(%rdi) -; AVX1-NEXT: vmovdqa %xmm7, 16(%rdi) +; AVX1-NEXT: vinsertf128 $1, %xmm1, %ymm3, %ymm1 +; AVX1-NEXT: vmovdqa %xmm9, 48(%rdi) +; AVX1-NEXT: vmovdqa %xmm10, 32(%rdi) +; AVX1-NEXT: vmovdqa %xmm4, 16(%rdi) ; AVX1-NEXT: vmovdqa %xmm2, (%rdi) ; AVX1-NEXT: retq ;