]> granicus.if.org Git - libatomic_ops/commitdiff
Fix typos in arm_v6.h, ia64.h, acquire_release_volatile.template
authorIvan Maidanski <ivmai@mail.ru>
Thu, 13 Sep 2018 07:50:21 +0000 (10:50 +0300)
committerIvan Maidanski <ivmai@mail.ru>
Thu, 13 Sep 2018 07:50:21 +0000 (10:50 +0300)
* src/atomic_ops/sysdeps/armcc/arm_v6.h [!AO_UNIPROCESSOR]
(AO_nop_full): Fix typo ("a data memory barrier") in comment.
* src/atomic_ops/sysdeps/icc/ia64.h (AO_char_load_acquire): Fix typo
("a ld.acq instruction") in comment.
* src/atomic_ops/sysdeps/loadstore/acquire_release_volatile.template
(AO_XSIZE_load_acquire): Likewise.
* src/atomic_ops/sysdeps/icc/ia64.h (AO_short_load_acquire,
AO_int_load_acquire): Remove comment duplicating that in
AO_char_load_acquire.
* src/atomic_ops/sysdeps/loadstore/acquire_release_volatile.template
(AO_XSIZE_store_release): Fix typo ("a st.rel instruction") in comment.
* src/atomic_ops/sysdeps/loadstore/acquire_release_volatile.h:
Regenerate.
* src/atomic_ops/sysdeps/loadstore/char_acquire_release_volatile.h:
Likewise.
* src/atomic_ops/sysdeps/loadstore/int_acquire_release_volatile.h:
Likewise.
* src/atomic_ops/sysdeps/loadstore/short_acquire_release_volatile.h:
Likewise.

src/atomic_ops/sysdeps/armcc/arm_v6.h
src/atomic_ops/sysdeps/icc/ia64.h
src/atomic_ops/sysdeps/loadstore/acquire_release_volatile.h
src/atomic_ops/sysdeps/loadstore/acquire_release_volatile.template
src/atomic_ops/sysdeps/loadstore/char_acquire_release_volatile.h
src/atomic_ops/sysdeps/loadstore/int_acquire_release_volatile.h
src/atomic_ops/sysdeps/loadstore/short_acquire_release_volatile.h

index ad48b9cc15ed11e615ab134d9c7e49586929c84f..23ecbc7feff600110467585ddd58b93cf13abc67 100644 (file)
@@ -52,8 +52,8 @@ AO_nop_full(void)
 {
 # ifndef AO_UNIPROCESSOR
     unsigned int dest=0;
-    /* issue an data memory barrier (keeps ordering of memory transactions */
-    /* before and after this operation)                                    */
+    /* Issue a data memory barrier (keeps ordering of memory transactions  */
+    /* before and after this operation).                                   */
     __asm {
             mcr p15,0,dest,c7,c10,5
             };
index 6654209dd4341e0b5a442eae3c1480483c27067f..328f9b439a075ec1774df2ed4ccbf353fed599a0 100644 (file)
@@ -55,7 +55,7 @@ AO_store_release(volatile AO_t *p, AO_t val)
 AO_INLINE unsigned char
 AO_char_load_acquire(const volatile unsigned char *p)
 {
-  /* A normal volatile load generates an ld.acq         */
+  /* A normal volatile load generates a ld.acq instruction.     */
   return (__ld1_acq((AO_INTEL_PTR_t)p));
 }
 #define AO_HAVE_char_load_acquire
@@ -70,7 +70,6 @@ AO_char_store_release(volatile unsigned char *p, unsigned char val)
 AO_INLINE unsigned short
 AO_short_load_acquire(const volatile unsigned short *p)
 {
-  /* A normal volatile load generates an ld.acq         */
   return (__ld2_acq((AO_INTEL_PTR_t)p));
 }
 #define AO_HAVE_short_load_acquire
@@ -85,7 +84,6 @@ AO_short_store_release(volatile unsigned short *p, unsigned short val)
 AO_INLINE unsigned int
 AO_int_load_acquire(const volatile unsigned int *p)
 {
-  /* A normal volatile load generates an ld.acq         */
   return (__ld4_acq((AO_INTEL_PTR_t)p));
 }
 #define AO_HAVE_int_load_acquire
index 51c8560fc3bfc0cede952541b106145f5d2b52aa..3c7341e46c82567a7ac93030b720a4ff365aead6 100644 (file)
@@ -45,7 +45,7 @@ AO_load_acquire(const volatile AO_t *addr)
 {
   AO_t result = *addr;
 
-  /* A normal volatile load generates an ld.acq (on IA-64).     */
+  /* A normal volatile load generates a ld.acq instruction (on IA-64).  */
   AO_GCC_BARRIER();
   return result;
 }
@@ -55,7 +55,7 @@ AO_INLINE void
 AO_store_release(volatile AO_t *addr, AO_t new_val)
 {
   AO_GCC_BARRIER();
-  /* A normal volatile store generates an st.rel (on IA-64).    */
+  /* A normal volatile store generates a st.rel instruction (on IA-64). */
   *addr = new_val;
 }
 #define AO_HAVE_store_release
index 10f45a9d4d6221e305b20a105dfd87bd715fd205..a7dfd1523575fcac1d69254d4ea49bfb9c6f9034 100644 (file)
@@ -45,7 +45,7 @@ AO_XSIZE_load_acquire(const volatile XCTYPE *addr)
 {
   XCTYPE result = *addr;
 
-  /* A normal volatile load generates an ld.acq (on IA-64).     */
+  /* A normal volatile load generates a ld.acq instruction (on IA-64).  */
   AO_GCC_BARRIER();
   return result;
 }
@@ -55,7 +55,7 @@ AO_INLINE void
 AO_XSIZE_store_release(volatile XCTYPE *addr, XCTYPE new_val)
 {
   AO_GCC_BARRIER();
-  /* A normal volatile store generates an st.rel (on IA-64).    */
+  /* A normal volatile store generates a st.rel instruction (on IA-64). */
   *addr = new_val;
 }
 #define AO_HAVE_XSIZE_store_release
index 6de6b8a230f8f0131e56925f7cfa22cf8f6524e4..1a230585690ac83ec62f6a8b0e4b66edf129a5e1 100644 (file)
@@ -45,7 +45,7 @@ AO_char_load_acquire(const volatile unsigned/**/char *addr)
 {
   unsigned/**/char result = *addr;
 
-  /* A normal volatile load generates an ld.acq (on IA-64).     */
+  /* A normal volatile load generates a ld.acq instruction (on IA-64).  */
   AO_GCC_BARRIER();
   return result;
 }
@@ -55,7 +55,7 @@ AO_INLINE void
 AO_char_store_release(volatile unsigned/**/char *addr, unsigned/**/char new_val)
 {
   AO_GCC_BARRIER();
-  /* A normal volatile store generates an st.rel (on IA-64).    */
+  /* A normal volatile store generates a st.rel instruction (on IA-64). */
   *addr = new_val;
 }
 #define AO_HAVE_char_store_release
index 6b4875dd0501e22a29f4430cfa622c68c1607eb6..18a7e4b3d244bb5e537c11508cfc7d94f595b4fe 100644 (file)
@@ -45,7 +45,7 @@ AO_int_load_acquire(const volatile unsigned *addr)
 {
   unsigned result = *addr;
 
-  /* A normal volatile load generates an ld.acq (on IA-64).     */
+  /* A normal volatile load generates a ld.acq instruction (on IA-64).  */
   AO_GCC_BARRIER();
   return result;
 }
@@ -55,7 +55,7 @@ AO_INLINE void
 AO_int_store_release(volatile unsigned *addr, unsigned new_val)
 {
   AO_GCC_BARRIER();
-  /* A normal volatile store generates an st.rel (on IA-64).    */
+  /* A normal volatile store generates a st.rel instruction (on IA-64). */
   *addr = new_val;
 }
 #define AO_HAVE_int_store_release
index e753133e50c94ec8969251f3fbfe18b0d17ce59b..19f7781d2470809a4c79bf02d4731650e223ab3e 100644 (file)
@@ -45,7 +45,7 @@ AO_short_load_acquire(const volatile unsigned/**/short *addr)
 {
   unsigned/**/short result = *addr;
 
-  /* A normal volatile load generates an ld.acq (on IA-64).     */
+  /* A normal volatile load generates a ld.acq instruction (on IA-64).  */
   AO_GCC_BARRIER();
   return result;
 }
@@ -55,7 +55,7 @@ AO_INLINE void
 AO_short_store_release(volatile unsigned/**/short *addr, unsigned/**/short new_val)
 {
   AO_GCC_BARRIER();
-  /* A normal volatile store generates an st.rel (on IA-64).    */
+  /* A normal volatile store generates a st.rel instruction (on IA-64). */
   *addr = new_val;
 }
 #define AO_HAVE_short_store_release