]> granicus.if.org Git - llvm/commitdiff
[mips] clang-format MipsSubtarget.cpp.
authorJohn Baldwin <jhb@FreeBSD.org>
Fri, 11 Aug 2017 18:35:19 +0000 (18:35 +0000)
committerJohn Baldwin <jhb@FreeBSD.org>
Fri, 11 Aug 2017 18:35:19 +0000 (18:35 +0000)
This only fixes a few things and serves as my initial test commit.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@310742 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/Mips/MipsSubtarget.cpp

index eba21e0a1c672ffa6c809f59fa79cee75a271eb9..e160eac30d82180778c22df3737fa82b1fe8c32a 100644 (file)
@@ -57,7 +57,7 @@ static cl::opt<bool>
     GPOpt("mgpopt", cl::Hidden,
           cl::desc("Enable gp-relative addressing of mips small data items"));
 
-void MipsSubtarget::anchor() { }
+void MipsSubtarget::anchor() {}
 
 MipsSubtarget::MipsSubtarget(const Triple &TT, StringRef CPU, StringRef FS,
                              bool little, const MipsTargetMachine &TM)
@@ -136,8 +136,8 @@ bool MipsSubtarget::enablePostRAScheduler() const { return true; }
 
 void MipsSubtarget::getCriticalPathRCs(RegClassVector &CriticalPathRCs) const {
   CriticalPathRCs.clear();
-  CriticalPathRCs.push_back(isGP64bit() ?
-                            &Mips::GPR64RegClass : &Mips::GPR32RegClass);
+  CriticalPathRCs.push_back(isGP64bit() ? &Mips::GPR64RegClass
+                                        : &Mips::GPR32RegClass);
 }
 
 CodeGenOpt::Level MipsSubtarget::getOptLevelToEnablePostRAScheduler() const {